和上升沿有延时模式。 《DSP芯片原理与应用》试卷(B卷)
分数 8 二、 判断题 (每题1分) 总得分 阅卷人 复查人 考试方式 本试卷考试分数占学生总评成绩比例 得分 闭卷 70 % 1. TMS320LF2407A芯片共有144个引脚,具有192K的可寻址存储器空间,分别为64K 一 、填空题 (每空0.5分) 字程序空间、64K字数据空间和64K字的I/O空间。 ( ) 分数 18 2. TMS320LF2407A存储空间由3组16位的并行总线访问,分别为程序总线、地址总线、得分 控制总线。 ( )
3. 由于TMS320LF240x芯片只能处理整型数 ,所以当参与数学运算的数不是整型数时,1. DSP芯片的4种基本结构分别为 、 、 和不能完成运算。 ( ) 特殊的DSP指令。
2. DSP芯片按基础特性可分为 和 ,按数据格式可分为 4. TMS320LF240x含有两个事件管理器EVA和EVB,功能完全相同。 ( )
5. 和 ,按用途可分为 和 。
DSP芯片在一个指令周期内可完成一次乘法和一次加法。 ( )
6.3. 基本的DSP系统由抗混叠滤波、 、 、 、平 DSP芯片的数字I/O端口是芯片与外界联系的一种接口,它实现的是电平信号的输入
和输出,不能功能复用。 ( ) 滑滤波等几部分组成。
7. TMS320LF2407A的每个事务管理器可以输出8路可编程PWM波。 ( )
4. 在数值运算中,实现非线性运算最常用的方法有库函数法、 和混合法。 8. TMS320LF2407A的每个事务管理器有三个捕获单元,每个捕获单元可以选择不用的时
5. TMS320LF/LC240xA的基本结构分为 、 、片内外设与专用硬间基准。 ( )
件电路三个组成部分。其中片内外设与专用硬件电路包括数字I/O端口、 、 、 、串行通信模块和局域网控制模块等。 6. TMS320LF240x每个通用定时器有四种计数模式,分别为: 、 分数 59 三、 简答题 、 和连续增/减计数。
得分 7.对DSP的I/O端口的使用主要配置两类寄存器,分别是 、 。 1. 什么是DSP?简述DSP芯片的特点。(6分)
8.数模转换ADC在双排序和级联排序器方式下有两种工作模式,分别为 和 。
9. 编写DSP软件的文件时,需要书写3种格式的文件: 、 和 命令文件。
10. DSP汇编语句格式一般包括 、 、 和注释部分。 11.
TMS320LF240x芯片内含有两个事件管理器模块EVA和EVB,每个事件管理器模块 又包含 、 、 和正交编码(QEP)脉冲电路。 11.
串行外设接口(SPI)有4种时钟模式,分别为 、 、
第1页(共3页)
2. 数字信号处理算法一般的实现方法有哪些?并比较它们的优缺点。(6分)
3. 在设计DSP应用系统时,如何选取DSP芯片?(6分)
6. 在定点DSP的运算中,什么是数的定标?为什么要进行数的定标?定点数和浮点数是如何转换的?(7分)
7. DSP的数据寻址方式有哪几种?在直接寻址方式中,16位的数据存储器地址是如何得到的?(7分)
4. TMS320LF240x系列芯片的中央处理单元(CPU)由那几部分组成?并简述硬件乘法器的工作原理。(6分)
8. 简述捕获单元的堆栈的三次捕获过程。(7分)
5. 简述dsp芯片是如何处理中断响应?(7分)
9. 简述模数转换模块(ADC)的自动排序器在连续转换方式下的工作原理。(7分)
第2页(共3页)
分数 得分
5 四、根据下面的指令,分析指令执行后ARP、AR7、 数据存储器301H、ACC及进位位C中的内容,并填写到相应位置上。 SUB *-,1,AR7
分数 得分 10 五、 分析计算题。
①简述通用定时器在连续增计数方式的工作原理。
②已知CPU时钟频率是24MHz,通用定时器1预分频因子是64,通用定时器处于连续增计数模式,若采用定时器1输出一路占空比为50%、频率为1kHz的PWM波,输出高电平有效,计算定时器1比较寄存器和周期寄存器应初始化的数值。
第3页(共3页)
因篇幅问题不能全部显示,请点此查看更多更全内容